Abstract: L’elaborazione di segnali radar richiede elevate prestazioni e determinismo temporale. Gli FPGA consentono di realizzare catene di elaborazione dedicate e ottimizzate per il parallelismo intrinseco degli algoritmi radar. L’intervento approfondirà il processo di co-progettazione hardware/software per la realizzazione di moduli di pre-processing, filtraggio, trasformate di Fourier (FFT) e generatori di forme d’onda e di rumore illustrando esempi concreti di architetture implementate in ambiente di sviluppo HDL. Saranno analizzate le strategie di gestione delle risorse logiche, la sincronizzazione dei flussi dati e l’integrazione con processori embedded per il controllo e la post-elaborazione.
